niusouti.com
更多“设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。”相关问题
  • 第1题:

    ●总线宽度分为地址总线宽度和数据总线宽度。其中,地址总线宽度决定了CPU能够使用多大容量的 (8) ;若计算机的地址总线宽度为32位,则最多允许直接访问(9)的物理空间。

    (8)

    A. Cache

    B.主存储器

    C.U盘

    D.磁盘

    (9)

    A.4MB

    B.400MB

    C.4GB

    D.400GB


    正确答案:B,C

  • 第2题:

    总线宽度分为地址总线宽度和数据总线宽度。其中,地址总线宽度决定了CPU能够使用多大容量的(请作答此空);若计算机的地址总线的宽度为32位,则最多允许直接访问______的物理空间。

    A.CachE.B.主存储器
    C.U盘
    D.磁盘

    答案:B
    解析:
    本题查计算机系统方面的基本常识。在计算机中总线宽度分为地址总线宽度和数据总线宽度。其中,数据总线的宽度(传输线根数)决定了通过它一次所能传递的二进制位数。显然,数据总线越宽则每次传递的位数越多,因而,数据总线的宽度决定了在主存储器和CPU之间数据交换的效率。地址总线宽度决定了CPU能够使用多大容量的主存储器,即地址总线宽度决定了CPU能直接访问的内存单元的个数。假定地址总线是32位,则能够访问232 =4GB个内存单元

  • 第3题:

    地址总线为A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,并且以地址总线的高位做片选,则加在各存储芯片上的地址线是()。

    A.A15~A0
    B.A11~A0
    C.A9~A0
    D.A8~A0

    答案:C
    解析:

  • 第4题:

    4M×1位DRAM存储芯片需要地址总线为()条,由此种芯片构成8M×8位高集成度的内存条,所需该存储芯片的片数为()片。


    正确答案:22;16

  • 第5题:

    若不考虑I/O设备本身的性能.则影响计算机系统I/O数据传输速度的主要因素是()。

    • A、地址总线宽度
    • B、数据总线宽度
    • C、主存储器的容量
    • D、CPU的字长

    正确答案:B

  • 第6题:

    某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机可以配备的最大主存容量为()。


    正确答案:地址总线18位可产生218个选择,数据总线16位,则每个选择输出16位数据。
    容量大小为:218×16位=512KB

  • 第7题:

    设某系统有20条地址线,现欲以4K×1b的RAM芯片构成64KB的存储系统,试问:需要()片这样的芯片。用全译码方式进行地址译码,参与片外译码的地址线是()条。


    正确答案:128;4

  • 第8题:

    设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:共需多少片4K×4的RAM芯片?这些芯片应分成多少组?每组多少片?


    正确答案: 共需8片RAM芯片,分成4组,每组2片。

  • 第9题:

    一台计算机的主存储器的大小,主要与下列()有关

    • A、数据总线
    • B、控制总线
    • C、地址总线
    • D、逻辑总线

    正确答案:C

  • 第10题:

    问答题
    某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

    正确答案: 共需(218×16)÷(64K×1bit)=64 芯片;
    异步刷新方式是每行刷新一次,则刷新周期是:2ms÷128=15.625μs
    解析: 暂无解析

  • 第11题:

    问答题
    某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机可以配备的最大主存容量为()。

    正确答案: 地址总线18位可产生218个选择,数据总线16位,则每个选择输出16位数据。
    容量大小为:218×16位=512KB
    解析: 暂无解析

  • 第12题:

    单选题
    一台计算机的主存储器的大小,主要与下列()有关
    A

    数据总线

    B

    控制总线

    C

    地址总线

    D

    逻辑总线


    正确答案: C
    解析: 暂无解析

  • 第13题:

    在计算机系统中总线宽度分为地址总线宽度和数据总线宽度。若计算机中地址总线的宽度为32位,则最多允许直接访问主存储器(10)的物理空间。

    A.40MB
    B.4GB
    C.40GB
    D.400GB

    答案:B
    解析:
    本题考查计算机系统基础知识。
    在计算机中总线宽度分为地址总线宽度和数据总线宽度。其中,数据总线的宽度(传输线根数)决定了通过它一次所能并行传递的二进制位数。显然,数据总线越宽则每次传递的位数越多,因而,数据总线的宽度决定了在主存储器和CPU之间数据交换的效率。地址总线宽度决定了CPU能够使用多大容量的主存储器,即地址总线宽度决定了CPU能直接访问的内存单元的个数。假定地址总线是32位,则能够访问232=4GB个内存单元。

  • 第14题:

    在计算机系统中总线宽度分为地址总线宽度和数据总线宽度。若计算机中地址总线的宽度为32位,则最多允许直接访问主存储器_______物理空间。


    A.40MB
    B.4GB
    C.40GB
    D.400GB


    答案:B
    解析:
    32bit最多能表示的范围就是2^32=4G

  • 第15题:

    现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?


    正确答案:需要用2K×1的ROM芯片16片,4K×1的RAM芯片24片。不能使用8K×1的ROM芯片,因为它大于ROM应有的空间。

  • 第16题:

    在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是()存储器,它是由()类型的芯片构成,而主存储器则是由()类型的芯片构成。


    正确答案:Cache;DRAM;SRAM

  • 第17题:

    数据通过在总线缓冲器上的()缓冲

    • A、EPROM芯片
    • B、缓冲存储芯片
    • C、CPU芯片
    • D、PLC芯片

    正确答案:B

  • 第18题:

    用1024×1位的RAM 芯片组成16K×8位的存储器,需要多少芯片?在地址线中有多少 位参与片内寻址?多少位组合成片选择信号?(设地址总线为16位)


    正确答案:由于所用的芯片为1024×1位,构成1024×8位(即1K×8位)的存储器需要8片, 因此组成16K×8位的存储器需要16×8=128片。
    片内有1024个单元,需要10根地址线。
    16组(每组8片)存储器需要16根片选信号,至少需要4 地址线经译码器输出。

  • 第19题:

    设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:该存储系统至少需要多少根地址总线?其中多少根低位地址线用于片内自选(译码)?


    正确答案:至少需要14根地址总线,其中12根低位地址线用于片内自选。

  • 第20题:

    某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。


    正确答案:共需(218×16)÷(64K×1bit)=64 芯片;
    异步刷新方式是每行刷新一次,则刷新周期是:2ms÷128=15.625μs

  • 第21题:

    RTU主控制器主要由哪些元件构成?()

    • A、时钟电路
    • B、CPU单元
    • C、ROM、RAM主存储器单元
    • D、总线控制回路

    正确答案:A,B,C,D

  • 第22题:

    填空题
    4M×1位DRAM存储芯片需要地址总线为()条,由此种芯片构成8M×8位高集成度的内存条,所需该存储芯片的片数为()片。

    正确答案: 22,16
    解析: 暂无解析

  • 第23题:

    问答题
    现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?

    正确答案: 需要用2K×1的ROM芯片16片,4K×1的RAM芯片24片。不能使用8K×1的ROM芯片,因为它大于ROM应有的空间。
    解析: 暂无解析