niusouti.com

80386有4个总线周期定义信号但主要的总线周期定义了前三个。在I/O写周期,总线周期定义信号状态为( ),在存储器数据读取周期总线信号定义为( ),在存储器指令码读取周期总线信号定义为( )。A.B.C.D.

题目

80386有4个总线周期定义信号

但主要的总线周期定义了前三个。在I/O写周期,总线周期定义信号状态为( ),在存储器数据读取周期总线信号定义为( ),在存储器指令码读取周期总线信号定义为( )。

A.

B.

C.

D.


相似考题
更多“ 80386有4个总线周期定义信号但主要的总线周期定义了前三个。在I/O写周期,总线周期定义信号状态为( ),在存储器数据读取周期总线信号定义为( ),在存储器指令码读取周期总线信号定义为( )。A.B.C.D. ”相关问题
  • 第1题:

    决定80386总线周期类型的信号主要有兰个,请回答:执行I/O数据写周期时这些信号的状态为( )。

    A.高低 低

    B.高 高 低

    C.低 低 高

    D.低 高 高


    正确答案:D
    解析:执行I/O数据写周期时,80386的信号状态为低、高、高。

  • 第2题:

    有些文献按下式定义总线数据传输速率 Q=WX+F/N 式中Q为总线数据传输率;W为总线数据宽度(总线位宽用):F为总线工作频率;N为完成一次数据传送所需的总线时钟周期个数。当总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期时,总线数据传输速率Q应为( )。

    A.16MB/s

    B.8MB/s

    C.16MB/s

    D.8MB/s


    正确答案:D

  • 第3题:

    80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在FO写周期,各总线周期定义信号为( )。

    A.W/R=L低电平,D/C=H高电平,M/IO=H高电平

    B.W/R=L低电平,D/C=H高电平,M/IO=L低电平

    C.W/R=H高电平,D/C=L低电平,M/IO=H高电平

    D.W/R=L低电平,D/C=L低电平,M/IO=H高电平


    正确答案:C

  • 第4题:

    80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在I/O写周期,各总线周期定义信号为( )。

    A.W/R=H低电子,D/C=H高电平,M/IO=H高电平

    B.W/R=L低电平,D/C=H高电平,M/IO=L低电子

    C.W/R=H高电平,D/C=H低电平,M/IO=L高电平

    D.W/R=H低电平,D/C=L低电平,M/IO=H高电平


    正确答案:C

  • 第5题:

    8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中()

    • A、M/IO=H
    • B、M/IO=L
    • C、ALE=H
    • D、WR=L
    • E、DEN=H

    正确答案:A,C

  • 第6题:

    CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个()

    • A、指令周期
    • B、总线周期
    • C、时钟周期
    • D、传输周期

    正确答案:B

  • 第7题:

    什么叫总线周期?在CPU 读/写总线周期中,数据在哪个机器状态出现在数据总线上?


    正确答案:CPU完成一次存储器访问或I/O端口操作所需要的时间称为一个总线周期,由几个T状态组成。在读/写总线周期中,数据在T2~T4状态出现在数据总线上。

  • 第8题:

    8086正常的存储器读/写总线周期由()个T状态组成,ALE信号在()状态内有效,其作用是()。


    正确答案:4;T1;给外部的地址锁存器提供一个地址锁存信号

  • 第9题:

    系统总线的一个存取周期最快为3个总线时钟周期,在一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz,则总线的带宽为多少MB/s?


    正确答案: 总线的带宽=数据宽度×总线周期的最高频率=(32/8)Byte×(8.33/3)M/=11.1MB/s

  • 第10题:

    问答题
    某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为66MHz,求总线带宽是多少?

    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=4B×66×106/s=264MB/s
    解析: 暂无解析

  • 第11题:

    问答题
    系统总线的一个存取周期最快为3个总线时钟周期,在一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz,则总线的带宽为多少MB/s?

    正确答案: 总线的带宽=数据宽度×总线周期的最高频率=(32/8)Byte×(8.33/3)M/=11.1MB/s
    解析: 暂无解析

  • 第12题:

    填空题
    8086正常的存储器读/写总线周期由()个T状态组成,ALE信号在()状态内有效,其作用是()。

    正确答案: 4,T1,给外部的地址锁存器提供一个地址锁存信号
    解析: 暂无解析

  • 第13题:

    关于总线周期的叙述正确的是()

    A、CPU完成一次读/写操作所需的时间为一个总线周期

    B、不同类型的CPU总线周期所含的T周期数可能不同

    C、总线周期可能要插入Tw周期

    D、总线周期就是指令周期


    参考答案:ABC

  • 第14题:

    80386有4个总线周期定义信号,分别为W/R、D/C、M/IO和LOCK;其中前3个是主要的总线周期定义信号在存储器数据读取周期,各总线周期定义信号为( )。

    A.W/R=L低电平,D/C=H高电平,M/IO=H高电平

    B.W/R=L低电平,D/C=H高电平,M/IO=L低电平

    C.W/R=H高电平,D/C=L低电平,M/IO=H高电平

    D.W/R=L低电平,D/C=L低电平,M/IO=H高电平


    正确答案:A

  • 第15题:

    总线规范会详细描述总线各方面的特性,其中( )特性规定了总线的线数,以及总线的插头、插座的形状、尺寸和信号线的排列方式等要素。总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为( )Mbps。

    A.物理 B.电气 C.功能 D.时间 A.20 B.40 C.60 D.80


    正确答案:A,A

  • 第16题:

    总线规范会详细描述总线各方面的特性,总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为(61)Mbps。

    A.20
    B.40
    C.60
    D.80

    答案:A
    解析:
    总线规范会详细描述总线各方面的特性,其中物理特性规定了总线的线数,以及总线的插头、插座的形状、尺寸和信号线的排列方式等要素。总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总线周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为 (4/2)x10=20 Mbps。

  • 第17题:

    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

  • 第18题:

    某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为33MHz,求总线带宽是多少?


    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=4B×33×106/s=132MB/s

  • 第19题:

    假设某个总线周期需插入三个Tw等待状态,则该总线周期内对READY信号检测的次数是()


    正确答案:4

  • 第20题:

    8086CPU进行IO写操作时,在总线周期的T1周期(状态)下,总线信号中()

    • A、M/IO=H
    • B、M/IO=L
    • C、ALE=H
    • D、WR=L
    • E、DEN=H

    正确答案:B,C

  • 第21题:

    多选题
    8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中()
    A

    M/IO=H

    B

    M/IO=L

    C

    ALE=H

    D

    WR=L

    E

    DEN=H


    正确答案: A,C
    解析: 暂无解析

  • 第22题:

    问答题
    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?

    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。
    解析: 暂无解析

  • 第23题:

    多选题
    8086CPU进行IO写操作时,在总线周期的T1周期(状态)下,总线信号中()
    A

    M/IO=H

    B

    M/IO=L

    C

    ALE=H

    D

    WR=L

    E

    DEN=H


    正确答案: D,B
    解析: 暂无解析