niusouti.com

基于嵌入式WEB的应用系统中,构件设计阶段需要设计支持以太网通信的电路,包括以太网控制电路及以太网____【39】___电路。若选用的以太网控制芯片为AX88796芯片,并用S3C2410芯片的nGCS2引脚连接到AX88796芯片的片选引脚上(即CS引脚上,CS低电平有效),那么,AX88796芯片内部寄存器的读/写地址,其首地址是___【40】____。

题目

基于嵌入式WEB的应用系统中,构件设计阶段需要设计支持以太网通信的电路,包括以太网控制电路及以太网____【39】___电路。若选用的以太网控制芯片为AX88796芯片,并用S3C2410芯片的nGCS2引脚连接到AX88796芯片的片选引脚上(即CS引脚上,CS低电平有效),那么,AX88796芯片内部寄存器的读/写地址,其首地址是___【40】____。


相似考题

3.阅读下列说明和图,回答问题1和问题2,将解答填入答题纸的对应栏内。【说明】在嵌入式系统设计中,李工使用某嵌入式处理器和对应的以太网芯进行带有网络功能的单板实现,该电路中还包含DDR、Flash等存储芯片和相应的外围控制芯片。图2-1为所选用嵌入式处理器的存储模块存储地址总线变换示意图,图2-2为咀太网芯片外围设计的相关原理示意图,图2—3为用户在该嵌入式单板系统上实现内部嵌入式Web服务器的流程示意图。在该嵌入式处理器的存储系统设计中,嵌入式处理器内部包含SAI25:OJ(从高到低)共26根系统地址总线,外部使用22根数据线和外部存储设备进行连接。嵌入式处理器和以太网芯片之间的交互接口为MJI(Media Independent Interface]接口,包含数据线和控制线。数据线分为收发两个方向:其中RXD[3:0]为并行数据接收线.RXCLK为对应的时钟线:IXD[3:0]为并行数据发送线,TXCLK为对应的时钟线。MDIO和MDC为控制线,通过其进行以太网芯片的配置。以太网芯片的最大通信频率由其外围的晶振频率和收发数据线的并行数目决定。在嵌入式系统设计中,嵌入式处理器和以太网芯片之间可以设计为一对多的方式,每个以太网控制器都有一个PHYID,该PHYID依赖于以太网芯片周边的电路设计。在图2-2的设计中,该以太网芯片的PHYID由图中的PHYID[4:0]五个管脚来定。对于该以太网芯片而言,PHYID[4:0]在启动时是作为PHYID选择控制使用,在启动后是作为其它指示功能使用。PHYID的晟大值是31(五位).最小是0,由PHYID[4:0]从高位到低位决定,对应管脚为高电平时对应的值为1,低电平时对应的值为0。【问题1】(9分)如图2一l所示,用户可以通过寄存器将存储总线变换方式配置为字节模式(8位模式),半字模式(16位模式)或者字模式(32位模式)中的任何一种,不同模式下,所使用到的地址线不同。在图2-1中的,①、②,和③分别对应的地址线连接应该依次是(l)。A SA2-SA23.SAl-SA22.SAO-SA21B SAO-SA21, SA2-SA23 .SAI-SA22C SAI-SA22. SA2-SA23 .SAO-SA21D SAO-SA21. SAI-SA22. SA2-SA23根据图2-2的网络部分相关电路设计,可以知道该嵌入式处理器的网络通信中,最大通信频率是(2)Mbps.A.10000 B1000 C.100 D.10如果该网络芯片工作在100Mbps,那么在图2—2的设计中,RXCLK的工作频率应该是(3)Mbps根据图2-2的电路和题目说明,在该电路中,以太网芯片的PHYID应该是(4)。【问题2】(6分,每空1.5分)在图2-3中,为了实现嵌入式Web服务器和对应的请求流程,李工设计了该流程示意图,根据网络通信的过程,从下面选项中选择合适的处理过程,填充图2-3中的空(1)~(4).空(1)~(4)备选答案:A.创建TCP socket套接字B关闭socket套接字C.accept尝试建立TCP连接D. HTTP服务E数据发送处理F数据接收处理G.bind绑定套接字H.本地其它服务处理I.listen侦听客户套接字J.创建UDP socket套接字

更多“基于嵌入式WEB的应用系统中,构件设计阶段需要设计支持以太网通信的电路,包括以太网控制电路及以太网____【39】___电路。若选用的以太网控制芯片为AX88796芯片,并用S3C2410芯片的nGCS2引脚连接到AX88796芯片的片选引脚上(即CS引脚上,CS低电平有效),那么,AX88796芯片内部寄存器的读/写地址,其首地址是___【40】____。”相关问题
  • 第1题:

    可编程接口芯片在使用前对它(),称为编程。

    • A、写操作数
    • B、写控制字
    • C、编接口地址
    • D、设计控制电路

    正确答案:B

  • 第2题:

    已知一个SRAM芯片的容量力8K×8,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?还有什么信号线?


    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。
    另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。

  • 第3题:

    片选信号为101时,选定一个128K8位的存储芯片,则该芯片的所在存储单元空间的首地址为(),末地址为()。


    正确答案:0A000H;0BFFFFH

  • 第4题:

    可编程接口芯片在使用前对它(),称为初始化编程。

    • A、写操作数
    • B、写控制字
    • C、编接口地址
    • D、设计控制电路

    正确答案:B

  • 第5题:

    写出下列存储器芯片(非DRAM)基本地址范围。这些芯片各需要几位地址线实现片内寻址?若要组成64KB的存储器需要几片? 1)4416芯片 2)6116芯片 3)27128芯片 4)62256芯片


    正确答案:1)4416芯片(16*4):16K=2^14,地址线14条,所以需要14条地址线实现片内寻址,基本地址范围为00000H到03FFFH(0000 0011 1111 1111),组成64KB的存储器所需要片数=64/16=4片,此时还需位扩充至8位,所以一共需要4*2=8片4416芯片。
    2)6116芯片(2K*8):2K=2^11,地址线为11条,基本地址范围为00000H到007FFH。组成64K存储器所需要片数为64/2=32片。
    3)27128(16K*8):16K=2^14地址线数为14条,基本地址范围00000H到03FFFH,组成64K存储器需要片数为64/16=4片。
    4)62256(32K*8):32K=2^15地址线数为15条,基本地址范围00000H到07FFF,组成64K存储器需要片数为64/32=2片。

  • 第6题:

    若用4K*1位的RAM芯片组成8K*8为的存储器,需要多少芯片?A19—A0地址线中哪些参与片内寻址,哪些用做芯片组的片选信号?


    正确答案:需要16片芯片;其中A11-A0参与片内寻址;A12做芯片组的片选信号。

  • 第7题:

    在给接口芯片设计地址时,应使接口芯片的片选控制端与()的输出端连接。


    正确答案:译码器

  • 第8题:

    在接口芯片中,通常都有一个片选端CS(或CE),作用是当CS为低电平时该芯片才能进行读写操作。()


    正确答案:正确

  • 第9题:

    单选题
    某型NAND Flash芯片的地址线和数据线是复用的,它具有的部分引脚为ALE、CE、RE、R/B,如果下面每一个选项是用于简述这些引脚的功能的,其中完全正确的是()
    A

    低电平有效的芯片使能、命令锁存允许、准备就绪/忙输出、读使能/写使能

    B

    命令锁存允许、低电平有效的写保护、低电平有效的芯片使能、地址锁存允许

    C

    地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出

    D

    准备就绪/忙输出、低电平有效的读使能、低电平有效的写使能、命令锁存允许


    正确答案: B
    解析: NAND Flash主要用于片外程序存储器,为了节省引脚,降低体积,地址线和数据线一般采用分时复用技术。ALE、CE、RE、R/B分别表示地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出。故C项正确。

  • 第10题:

    单选题
    PC机主板中几乎所有的控制电路都包含在()中。
    A

    CPU芯片

    B

    芯片组

    C

    BIOS芯片

    D

    CMOS芯片


    正确答案: B
    解析: 暂无解析

  • 第11题:

    问答题
    已知一个SRAM芯片的容量力8K×8,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?还有什么信号线?

    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。
    另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。
    解析: 暂无解析

  • 第12题:

    问答题
    已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?

    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。
    解析: 暂无解析

  • 第13题:

    存储器进行位扩展时,需多个存储器芯片来构成所需要的存储空间。其电路连接方法是()。

    • A、各芯片的同名地址线、控制线、数据线并联,片选线分别接出
    • B、各芯片的同名地址线、控制线、片选线并联,数据线分别接出
    • C、各芯片的同名地址线、数据线并联,控制线和片选线分别接出
    • D、各芯片的同名地址线、控制线并联,数据线和片选线分别接出

    正确答案:B

  • 第14题:

    硬盘的控制电路主要包含()。

    • A、RAID控制芯片
    • B、数据传输芯片
    • C、高速数据缓存芯片
    • D、主控制芯片

    正确答案:B,C,D

  • 第15题:

    若某个嵌入式系统设计了支持以太网通信的接口电路,选用AX88796作为以太网控制器芯片,其片选信号CS引脚连到S3C2410芯片的nGCS2上。那么,读写AX88796芯片内部寄存器的首地址是()。

    • A、0x00000000
    • B、0x08000000
    • C、0x10000000
    • D、0x18000000

    正确答案:C

  • 第16题:

    某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?


    正确答案:该芯片的外部引脚应有10条地址线,8条数据线。
    RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是8K×8位。

  • 第17题:

    已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条? 


    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。

  • 第18题:

    已知某RAM芯片的容量为4K×4b,该芯片有数据线D3~D0,地址线A11~A0,读写控制线WE和片选信号线CS。若用这种RAM芯片构成0000H~1FFFH与6000H~7000HRAM1与RAM2两个寻址空间的内存区,需要几块这种RAM芯片?共分几个芯片组?该RAM芯片有几根地址线?几根数据线?


    正确答案:RAM1存储空间范围为0000H~1FFFH,即8KB,需4片4K×4bRAM芯片。RAM2存储空间范围为6000H~7000H,即4KB,需两片4K×4bRAM芯片。

  • 第19题:

    PC机主板中几乎所有的控制电路都包含在()中。

    • A、CPU芯片
    • B、芯片组
    • C、BIOS芯片
    • D、CMOS芯片

    正确答案:B

  • 第20题:

    ENP芯片是华为公式率先针对以太网专属定制研发的全新一代转发芯片,兼具ASIC芯片的高性能和商用NP芯片的高灵活性优势


    正确答案:正确

  • 第21题:

    填空题
    在给接口芯片设计地址时,应使接口芯片的片选控制端与()的输出端连接。

    正确答案: 译码器
    解析: 暂无解析

  • 第22题:

    多选题
    硬盘的控制电路主要包含()。
    A

    RAID控制芯片

    B

    数据传输芯片

    C

    高速数据缓存芯片

    D

    主控制芯片


    正确答案: B,C
    解析: 暂无解析

  • 第23题:

    判断题
    ENP芯片是华为公式率先针对以太网专属定制研发的全新一代转发芯片,兼具ASIC芯片的高性能和商用NP芯片的高灵活性优势
    A

    B


    正确答案:
    解析: 暂无解析