niusouti.com

● 8086微处理器的内部分为执行单元(EU)和总线接口单元(BIU)两个部分,其中EU负责指令的执行,它主要包括 (24) 。(24)A. 控制器、ALU运算器、输入输出控制电路、状态寄存器B. 控制器、ALU运算器、通用寄存器、状态寄存器C. 控制器、通用寄存器、输入输出控制电路、状态寄存器D. 控制器、ALU运算器、输入输出控制电路、通用寄存器

题目

● 8086微处理器的内部分为执行单元(EU)和总线接口单元(BIU)两个部分,其中EU负责指令的执行,它主要包括 (24) 。

(24)

A. 控制器、ALU运算器、输入输出控制电路、状态寄存器

B. 控制器、ALU运算器、通用寄存器、状态寄存器

C. 控制器、通用寄存器、输入输出控制电路、状态寄存器

D. 控制器、ALU运算器、输入输出控制电路、通用寄存器


相似考题
更多“● 8086微处理器的内部分为执行单元(EU)和总线接口单元(BIU)两个部分,其中EU负责指令的执行,它主 ”相关问题
  • 第1题:

    8086CPU内部结构按功能分为两部分:执行部件EU和【 】。


    正确答案:总线接口部件BIO
    总线接口部件BIO

  • 第2题:

    8086CPU内部结构按功能分为()

    A.EU和加法器
    B.BIU和寄存器
    C.EU和BIU
    D.寄存器和加法器

    答案:C
    解析:

  • 第3题:

    微处理器8086从功能上把内部结构分为两大部分,即()

    • A、CPU、ALU
    • B、ALU、BIU
    • C、EU、BIU
    • D、CPU、BIU

    正确答案:C

  • 第4题:

    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?


    正确答案:8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。

  • 第5题:

    8086中,BIU部件完成()功能,EU部件完成指令译码和指令执行功能。


    正确答案:外部总线操作

  • 第6题:

    Intel8086由()和执行单元EU组成,它们之间采用()方式并行工作,大大提高了CPU的指令执行速度。


    正确答案:biu;并行

  • 第7题:

    8086的内部结构由EU和BIU组成,前者功能是执行指令,后者功能是()。


    正确答案:总线操作

  • 第8题:

    什么叫微处理器的并行操作方式?为什么8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


    正确答案: 并行操作,就是CPU执行完1条指令后就可以立即执行下一条指令,而不需要像以往8位CPU那样重复的进行先取指令和后执行的指令串行操作。16位CPU的这种并行操作的特点,提高了总线的信息传输效率和整个系统的执行速度。
    只有当遇到转移指令、调用指令或返回指令时,或者当某一条指令在执行过程中,需要频繁访问内存以至于总线接口单元没有空闲从内存将指令提取到指令队列中时,才需要等待总线接口单元BIU提取指令

  • 第9题:

    8086CPU内部结构按功能分为()

    • A、EU和加法器
    • B、BIU和寄存器
    • C、EU和BIU
    • D、寄存器和加法器

    正确答案:C

  • 第10题:

    8086的执行单元(EU)由哪几部分组成?


    正确答案:算术逻辑单元(ALU);通用寄存器AX、BX、CX、DX;可分为8个8位的寄存器(AL、AH;BL、BH;CL,CH,DL,DH),4个专用寄存器:SP、BP、DI、SI;状态标志寄存器FLAGS和内部总线组成。

  • 第11题:

    为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。


    正确答案:执行单元

  • 第12题:

    填空题
    为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。

    正确答案: 执行单元
    解析: 暂无解析

  • 第13题:

    CPU中的总线接口部件BIU,根据执行部件EU的要求,完成【 】与存储器或I/O设备间的数据传送。


    正确答案:CPU
    CPU

  • 第14题:

    8086CPU的内部结构由()组成

    A.ALU,EU,BIU
    B.ALU,BIU,地址加法器
    C.寄存器组,ALU
    D.EU,BIU

    答案:D
    解析:

  • 第15题:

    8086/8088CPU执行指令中所需操作数地址由EU计算出16位偏移量部分送BIU,由BIU最后形成一个()位的内存单元物理地址。


    正确答案:20

  • 第16题:

    在8086CPU中,由于BIU和EU分开,所以()和执行指令可以重叠操作,提高了CPU的利用率。


    正确答案:取指令

  • 第17题:

    8086的总线接口单元(BIU)由哪几部分组成?


    正确答案:段寄存器CS,DS,SS,ES;指令指针寄存器IP;指令队列缓冲器;加法器和内部总线组成。

  • 第18题:

    8086/8088中ES、DI分别属于()。

    • A、EU、BIU
    • B、EU、EU
    • C、BIU、BIU
    • D、BIU、EU

    正确答案:D

  • 第19题:

    8086CPU内部结构中,BIU是指(),EU是指()。


    正确答案:总线接口单元;执行单元

  • 第20题:

    8086/88CPU为什么要分为BIU和EU两大模块?


    正确答案:为了使取指和分析、执行指令可并行处理,提高CPU的执行效率。8086/88CPU有两大模块总线接口单元BIU和执行单元EU组成。

  • 第21题:

    说明8086的EU和BIU的主要功能。在执行程序过程中他们是如何相互配合工作的?


    正确答案: 执行单元EU负责执行指令。EU在工作时不断地从指令队列取出指令代码,对其译码后产生完成指令所需要的控制信息。数据在ALU中进行运算,运算结果的特征保留在标志寄存器FLAGS中。总线接口单元BIU负责CPU与存储器、I/O接口之间的信息传送。BIU取出的指令被送入指令队列供EU执行,BIU取出的数据被送入相关寄存器中以便做进一步的处理。
    当EU从指令队列中取走指令,指令队列
    出现空字节时,BIU就自动执行一次取指令周期,从内存中取出后续的指令代码放入队列中。当EU需要数据时,BIU根据EU给出的地址,从指定的内存单元或外设中取出数据供EU使用。当运算结束时,BIU将运算结果送入指定的内存单元或寄存器。当指令队列空时,EU就等待,直到有指令为止。若BIU正在取指令,EU发出访问总线的请求,则必须等BIU取指令完毕后,该请求才能得到响应。一般情况下,程序顺序执行,当遇到跳转指令时,BIU就使指令
    队列复位,从新地址取出指令,并立即传送EU去执行。
    指令队列的存在使8086/8088的EU和BIU并行工作,从而减少了CPU为取指令而等待的时间,提高了CPU的利用率,加快了整机的运行速度。另外也降低了对存储器存取速度的要求。

  • 第22题:

    8086CPU内部包括哪些单元?()

    • A、ALU,EU
    • B、ALU,BIU
    • C、EU,BIU
    • D、ALU,EU,BIU

    正确答案:C

  • 第23题:

    问答题
    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

    正确答案: 微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
    解析: 暂无解析